Autor der Publikation

On Tolerating Faults of TSV/Microbumps for Power Delivery Networks in 3D IC.

, , , , , , , , und . ISVLSI, Seite 459-464. IEEE Computer Society, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Modem floorplanning with abutment and fixed-outline constraints., , , und . ISCAS (6), Seite 6214-6217. IEEE, (2005)Effective power network prototyping via statistical-based clustering and sequential linear programming., , , , , und . DATE, Seite 1701-1706. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Enabling inter-die co-optimization in 3-D IC with TSVs., , , , und . VLSI-DAT, Seite 1-4. IEEE, (2013)Non-slicing floorplans with boundary constraints using generalized polish expression., , und . ASP-DAC, Seite 342-345. ACM, (2003)3D Stacked IC layout considering bond pad density and doubling for manufacturing yield improvement., und . ISQED, Seite 129-134. IEEE, (2011)Noise-Aware Floorplanning for Fast Power Supply Network Design., , , , und . ISCAS, Seite 2028-2031. IEEE, (2007)More Effective Power Network Prototyping by Analytical and Centroid Learning., , , , und . ISCAS, Seite 1-5. IEEE, (2019)A New Methodology for Noise Sensor Placement Based on Association Rule Mining., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 81-86. ACM, (2016)A power delivery network (PDN) engineering change order (ECO) approach for repairing IR-drop failures after the routing stage., , , , und . VLSI-DAT, Seite 1-4. IEEE, (2014)3-D centric technology and realization with TSV., , , , und . VLSI-DAT, Seite 1-4. IEEE, (2012)