Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low power synthesis of sum-of-product computation in DSP algorithms., , , und . ISCAS (6), Seite 420-423. IEEE, (1999)A dual-band 5.15-5.35-GHz, 2.4-2.5-GHz 0.18-μm CMOS transceiver for 802.11a/b/g wireless LAN., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 39 (7): 1180-1184 (2004)Computation Reordering: A Novel Transformation for Low Power DSP Synthesis., , , und . VLSI Design, 10 (2): 177-202 (1999)Trade-Off Analysis of a Low-Power Image Coding Algorithm., , , und . VLSI Signal Processing, 18 (1): 65-80 (1998)Low-power implementation of discrete wavelet transform., , , und . EUSIPCO, Seite 1-4. IEEE, (1998)Hardware programming using C++., , , und . Microprocess. Microprogramming, 40 (10-12): 817-820 (1994)Memory accesses reordering for interconnect power reduction in sum-of-products computations., , , , und . IEEE Trans. Signal Process., 50 (11): 2889-2899 (2002)A power grid analysis and verification tool based on a Statistical Prediction Engine., , , , , und . ICECS, Seite 839-842. IEEE, (2010)Power efficient data path synthesis of sum-of-products computations., , , , und . IEEE Trans. Very Large Scale Integr. Syst., 11 (3): 446-450 (2003)A single-chip digitally calibrated 5.15-5.825-GHz 0.18-μm CMOS transceiver for 802.11a wireless LAN., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 38 (12): 2221-2231 (2003)