Autor der Publikation

Detecting Malicious Attacks Exploiting Hardware Vulnerabilities Using Performance Counters.

, und . COMPSAC (1), Seite 588-597. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A data-driven execution paradigm for distributed fault-tolerance., und . ACM SIGOPS European Workshop, ACM, (1990)Detecting Malicious Attacks Exploiting Hardware Vulnerabilities Using Performance Counters., und . COMPSAC (1), Seite 588-597. IEEE, (2019)Adaptive dynamic thread scheduling for simultaneous multithreaded architectures with a detector thread., , und . J. Parallel Distributed Comput., 66 (10): 1304-1321 (2006)How many cores do we need to run a parallel workload: A test drive of the Intel SCC platform?, , und . J. Parallel Distributed Comput., 74 (7): 2582-2595 (2014)The need for adaptive dynamic thread scheduling in simultaneous multithreading., , und . Parallel Process. Lett., 14 (3-4): 327-335 (2004)Message from the Guest Editors., und . Int. J. Parallel Program., 33 (5): 451-452 (2005)Foreword., , und . IEEE Comput. Archit. Lett., (2006)Parallel Implementations of Neural Networks., und . Int. J. Artif. Intell. Tools, 2 (4): 557- (1993)Achieving middleware execution efficiency: hardware-assisted garbage collection operations., , , , und . J. Supercomput., 59 (3): 1101-1119 (2012)Achieving energy efficiency through runtime partial reconfiguration on reconfigurable systems., , , und . ACM Trans. Embed. Comput. Syst., 12 (3): 72:1-72:21 (2013)