Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Reduce Loss and Crosstalk in Integrated Silicon-Photonic Multistage Switching Fabrics Through Multichip Partition., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 40 (1): 101-114 (2021)3-D Mesh-Based Optical Network-on-Chip for Multiprocessor System-on-Chip., , , , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 32 (4): 584-596 (2013)Floorplan Optimization of Fat-Tree-Based Networks-on-Chip for Chip Multiprocessors., , , , , , , und . IEEE Trans. Computers, 63 (6): 1446-1459 (2014)Asynchronous and Load-Balanced Union-Find for Distributed and Parallel Scientific Data Visualization and Analysis., , , , , , , und . IEEE Trans. Vis. Comput. Graph., 27 (6): 2808-2820 (2021)MOCA: an Inter/Intra-Chip Optical Network for Memory., , , , , , , , , und . DAC, Seite 86:1-86:6. ACM, (2017)NCPower: Power Modelling for NVM-based Neuromorphic Chip., , , , , , , und . ICONS, Seite 15:1-15:7. ACM, (2020)A NoC Traffic Suite Based on Real Applications., , , , , , , und . ISVLSI, Seite 66-71. IEEE Computer Society, (2011)Coherent and Incoherent Crosstalk Noise Analyses in Interchip/Intrachip Optical Interconnection Networks., , , , , , , , , und 2 andere Autor(en). IEEE Trans. Very Large Scale Integr. Syst., 24 (7): 2475-2487 (2016)System-Level Modeling and Analysis of Thermal Effects in Optical Networks-on-Chip., , , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 21 (2): 292-305 (2013)System-Level Modeling and Analysis of Thermal Effects in WDM-Based Optical Networks-on-Chip., , , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 33 (11): 1718-1731 (2014)