Autor der Publikation

Application of Dynamically Reconfigurable Processors in Digital Signal Processing.

, , und . SIGMAP, Seite 343-346. INSTICC Press, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Bolt65 - performance-optimized HEVC HW/SW suite for Just-in-Time video processing., , , , , und . MIPRO, Seite 966-970. IEEE, (2019)FAUST: Design and implementation of a pipelined RISC-V vector floating-point unit., , , , , , , , und . Microprocess. Microsystems, (März 2023)JAGUAR: a high speed VLSI chip for JPEG image compression standard., und . VLSI Design, Seite 220-224. IEEE Computer Society, (1995)A Systolic Algorithm and Architecture for Galois Field Arithmetic., , und . IPPS, Seite 283-288. IEEE Computer Society, (1992)European processor initiative: the industrial cornerstone of EuroHPC for exascale era.. CF, Seite 319. ACM, (2019)Power consumption and bandwidth savings with video transcoding to mobile device-specific spatial resolution., , , , und . CSNDSP, Seite 348-352. IEEE, (2014)SIGMA: a VLSI systolic array implementation of a Galois field GF(2 m) based multiplication and division algorithm., , und . IEEE Trans. Very Large Scale Integr. Syst., 1 (1): 22-30 (1993)Application of Dynamically Reconfigurable Processors in Digital Signal Processing., , und . SIGMAP, Seite 343-346. INSTICC Press, (2006)Vitruvius+: An Area-Efficient RISC-V Decoupled Vector Coprocessor for High Performance Computing Applications., , , , , , , , , und 14 andere Autor(en). ACM Trans. Archit. Code Optim., 20 (2): 28:1-28:25 (Juni 2023)Thermal characterization of next-generation workloads on heterogeneous MPSoCs., , , , , , , , und . SAMOS, Seite 286-291. IEEE, (2017)