Autor der Publikation

A Noise Reconfigurable All-Digital Phase-Locked Loop Using a Switched Capacitor-Based Frequency-Locked Loop and a Noise Detector.

, , , , , und . IEEE J. Solid State Circuits, 53 (1): 50-65 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

DVS for On-Chip Bus Designs Based on Timing Error Correction, , , , und . CoRR, (2007)A reconfigurable sense amplifier with 3X offset reduction in 28nm FDSOI CMOS., , , , und . VLSIC, Seite 270-. IEEE, (2015)A 467nW CMOS visual motion sensor with temporal averaging and pixel aggregation., , , , , , und . ISSCC, Seite 480-481. IEEE, (2013)A Charge-Injection-Based Active-Decoupling Technique for Inductive-Supply-Noise Suppression., und . ISSCC, Seite 416-417. IEEE, (2008)Automatic Generation of Behavioral Models from Switch-Level Descriptions., , , , und . DAC, Seite 179-184. ACM Press, (1989)In situ delay-slack monitor for high-performance processors using an all-digital self-calibrating 5ps resolution time-to-digital converter., , , , , , und . ISSCC, Seite 188-189. IEEE, (2010)Energy Efficient Adiabatic FRAM with 0.99 PJ/Bit Write for IoT Applications., , , , , , und . VLSI Circuits, Seite 85-86. IEEE, (2018)A sub-pW timer using gate leakage for ultra low-power sub-Hz monitoring systems., , und . CICC, Seite 397-400. IEEE, (2007)Near-field communication using phase-locking and pulse signaling for millimeter-scale systems., , und . CICC, Seite 563-566. IEEE, (2009)A 0.5V 2.2pW 2-transistor voltage reference., , , und . CICC, Seite 577-580. IEEE, (2009)