Autor der Publikation

Realization of a real time phasecorrelation chipset used in a hierarchical two step HDTV motion vector estimator.

, , , , , und . ASAP, Seite 152-155. IEEE, (1993)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

System Level Design Using C++., , und . DATE, Seite 74-81. IEEE Computer Society / ACM, (2000)Realization of a real time phasecorrelation chipset used in a hierarchical two step HDTV motion vector estimator., , , , , und . ASAP, Seite 152-155. IEEE, (1993)System-level exploration tools for MPSoC designs., , und . DAC, Seite 286-287. ACM, (2006)Hardware/Software Codesign Across Many Cadence Technologies., , und . Handbook of Hardware/Software Codesign, Springer, (2017)Virtual Manycore platforms: Moving towards 100+ processor cores., , , , , und . DATE, Seite 715-720. IEEE, (2011)Addressing DRAM Performance Analysis Challenges for Network-on-Chip (NoC) Design., , und . MEMSYS, Seite 19:1-19:2. ACM, (2023)Application specific processor design: Architectures, design methods and tools., , und . ICCAD, Seite 349-352. IEEE, (2010)Guest Editorial: Thematic Section on Applications of Emerging Computing Technologies in Smart Manufacturing and Industry 4.0., , , und . IEEE Trans. Emerg. Top. Comput., 10 (1): 6-8 (2022)A Design Chain for Embedded Systems., und . Computer, 35 (3): 100-103 (2002)Methodology and technology for virtual component driven hardware/software co-design on the system-level., , , , und . ISCAS (6), Seite 456-459. IEEE, (1999)