Autor der Publikation

Design of Ogg Vorbis Decoder System for Embedded Platform.

, , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 88-A (8): 2124-2130 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

VLSI architecture of digital matched filter and prime interleaver for W-CDMA., , , , und . ISCAS (3), Seite 269-272. IEEE, (2002)Recursive maximum likelihood decoder for high-speed satellite communication., , , , , , und . ISCAS (4), Seite 572-575. IEEE, (1999)Optimal layout recycling based on graph theoretic linear programming approach., , , und . VLSI, Volume A-42 von IFIP Transactions, Seite 25-34. North-Holland, (1993)High Performance Java Hardware Engine and Software Kernel for Embedded Systems., , , und . VLSI-SOC, Volume 218 von IFIP Conference Proceedings, Seite 109-120. Kluwer, (2001)An automatic layout method for timing pulse generator of small LCD driver., , , , , , und . ECCTD, Seite 697-700. IEEE, (2011)VLSI implementation of inverse discrete cosine transformer and motion compensator for MPEG2 HDTV video decoding., , , und . IEEE Trans. Circuits Syst. Video Techn., 5 (5): 387-395 (1995)Some comments on permutation layout.. Networks, 10 (2): 179-182 (1980)On the layering problem of multilayer PWB wiring., , und . Graph Theory and Algorithms, Volume 108 von Lecture Notes in Computer Science, Seite 20-37. Springer, (1980)Design of Ogg Vorbis Decoder System for Embedded Platform., , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 88-A (8): 2124-2130 (2005)Automatic layout recycling based on layout description and linear programming., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 15 (8): 959-967 (1996)