Autor der Publikation

Algorithm and architecture optimization for large size two dimensional discrete fourier transform (abstract only).

, , , und . FPGA, Seite 271. ACM, (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Algorithm and architecture optimization for large size two dimensional discrete fourier transform (abstract only)., , , und . FPGA, Seite 271. ACM, (2012)Waverunner: An Elegant Approach to Hardware Acceleration of State Machine Replication., , , , , und . NSDI, Seite 357-374. USENIX Association, (2023)Error Probability Models for Voltage-Scaled Multiply-Accumulate Units., , und . IEEE Trans. Very Large Scale Integr. Syst., 28 (7): 1665-1675 (2020)FPGA-Accelerated Samplesort for Large Data Sets., , , und . FPGA, Seite 222-232. ACM, (2020)Argus: An End-to-End Framework for Accelerating CNNs on FPGAs., , , und . IEEE Micro, 39 (5): 17-25 (2019)Pub/Sub in the Air: A Novel Data-centric Radio Supporting Robust Multicast in Edge Environments., , , und . SEC, Seite 257-270. IEEE, (2020)Storage-Efficient Batching for Minimizing Bandwidth of Fully-Connected Neural Network Layers (Abstract Only)., , und . FPGA, Seite 293. ACM, (2017)Memory Bandwidth Efficient Two-Dimensional Fast Fourier Transform Algorithm and Implementation for Large Problem Sizes., , , und . FCCM, Seite 188-191. IEEE Computer Society, (2012)MEMOCODE 2015 design contest: Continuous skyline computation.. MEMOCODE, Seite 48-51. IEEE, (2015)Guest Editorial: IEEE TC Special Issue: Hardware Acceleration of Machine Learning., , , und . IEEE Trans. Computers, 71 (12): 3072-3073 (2022)