Autor der Publikation

CMCal: an accurate analytical approach for the analysis of process variations with non-gaussian parameters and nonlinear functions.

, , , , , und . DATE, Seite 243-248. EDA Consortium, San Jose, CA, USA, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Universal CLA Adder Generator for SRAM-Based FPGAs., und . FPL, Volume 1142 von Lecture Notes in Computer Science, Seite 44-54. Springer, (1996)PALACE: A Parallel and Hierarchical Layout Analyzer and Circuit Extractor., , und . ED&TC, Seite 357-361. IEEE Computer Society, (1996)Architecture driven partitioning., und . DATE, Seite 479-487. IEEE Computer Society, (2001)Resistance calculation from mask artwork data by finite element method.. DAC, Seite 305-311. ACM, (1985)A New Placement Method for Direct Mapping into LUT-Based FPGAs., und . FPL, Volume 2147 von Lecture Notes in Computer Science, Seite 27-36. Springer, (2001)Path Verification Using Boolean Satisfiability., , und . DATE, Seite 965-966. IEEE Computer Society, (1998)Static Timing Analysis Taking Crosstalk into Account., , und . DATE, Seite 451-455. IEEE Computer Society / ACM, (2000)A Statistical Learning Based Modeling Approach and Its Application in Leakage Library Characterization., , , , und . VLSI Design, Seite 106-111. IEEE Computer Society, (2011)Single Step Current Driven Routing of Multiterminal Signal Nets for Analog Applications., und . DATE, Seite 446-450. IEEE Computer Society / ACM, (2000)A Direct Mapping System for Datapath Module and FSM Implementation into LUT-Based FPGAs ., und . DATE, Seite 1085. IEEE Computer Society, (2002)