Autor der Publikation

FPGA-based real-time lane detection for advanced driver assistance systems.

, und . APCCAS, Seite 218-219. IEEE, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Effect of various binning methods and ROI sizes on the accuracy of the automatic classification system for differentiation between diffuse infiltrative lung diseases on the basis of texture features at HRCT., , , , , , , und . Medical Imaging: Image Processing, Volume 6914 von SPIE Proceedings, Seite 69143N. SPIE, (2008)A 2.35 Gb/s/mm2 (7440, 6696) NB-LDPC Decoder over GF(32) using Memory-Reduced Column-Wise Trellis Min-Max Algorithm in 28nm CMOS Technology., und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)A 1.1μs 1.56Gb/s/mm2 Cost-Efficient Large-List SCL Polar Decoder Using Fully-Reusable LLR Buffers in 28nm CMOS Technology., , und . VLSI Technology and Circuits, Seite 204-205. IEEE, (2022)16.1 A 2.7-to-13.3μJ/boot/slot Flexible RNS-CKKS Processor in 28nm CMOS Technology for FHE-Based Privacy-Preserving Computing., , und . ISSCC, Seite 296-298. IEEE, (2024)Rapid Design Space Exploration of Near-Optimal Memory-Reduced DCNN Architecture Using Multiple Model Compression Techniques., und . ISCAS, Seite 1-5. IEEE, (2021)Low-Complexity DNN-Based End-to-End Automatic Speech Recognition using Low-Rank Approximation., und . ISOCC, Seite 210-211. IEEE, (2020)Low-Complexity On-Device ECG Classifier using Binarized Neural Network., , und . ISOCC, Seite 393-394. IEEE, (2021)Low-Complexity Voice Activity Detection Algorithm for Edge-Level Device., , und . ISOCC, Seite 25-26. IEEE, (2021)TF-MVP: Novel Sparsity-Aware Transformer Accelerator with Mixed-Length Vector Pruning., , , , , , und . DAC, Seite 1-6. IEEE, (2023)A 7Gbps (160, 80) Non-Binary LDPC Decoder with Dual-Message EMS Algorithm in 22nm FinFET Technology., und . A-SSCC, Seite 1-3. IEEE, (2021)