Autor der Publikation

Design of Ternary Logic Combinational Circuits Based on Quantum Dot Gate FETs.

, , und . IEEE Trans. Very Large Scale Integr. Syst., 21 (5): 793-806 (2013)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Towards achieving reliable and high-performance nanocomputing via dynamic redundancy allocation., , und . JETC, 5 (1): 2:1-2:21 (2009)Needle-implantable, wireless biosensor for continuous glucose monitoring., , , , , und . BSN, Seite 1-5. IEEE, (2015)Unipolar Logic Gates Based on Spatial Wave-Function Switched FETs., , und . IEEE Trans. Very Large Scale Integr. Syst., 23 (4): 609-618 (2015)Design of Ternary Logic Combinational Circuits Based on Quantum Dot Gate FETs., , und . IEEE Trans. Very Large Scale Integr. Syst., 21 (5): 793-806 (2013)Eight-bit ADC using non-volatile flash memory., , und . IET Circuits Devices Syst., 13 (1): 98-102 (2019)Programmable threshold voltage using quantum dot transistors for low-power mobile computing., , , , und . ISCAS, Seite 3350-3353. IEEE, (2008)Analysis of Defect Tolerance in Molecular Crossbar Electronics., , und . IEEE Trans. Very Large Scale Integr. Syst., 17 (4): 529-540 (2009)Theoretical Analysis of the Performance of Glucose Sensors with Layer-by-Layer Assembled Outer Membranes., , , und . Sensors, 12 (10): 13402-13416 (2012)Floating Gate Nonvolatile Memory Using Individually Cladded Monodispersed Quantum Dots., , , und . IEEE Trans. Very Large Scale Integr. Syst., 25 (5): 1774-1781 (2017)Application of quantum dot gate nonvolatile memory (QDNVM) in image segmentation., , und . Signal Image Video Process., 10 (3): 551-558 (2016)