Autor der Publikation

NeuSB: A Scalable Interconnect Architecture for Spiking Neuromorphic Hardware.

, , , , , und . IEEE Trans. Emerg. Top. Comput., 11 (2): 373-387 (April 2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Enabling Resource-Aware Mapping of Spiking Neural Networks via Spatial Decomposition., , , , , , , und . CoRR, (2020)A Framework for the Analysis of Throughput-Constraints of SNNs on Neuromorphic Hardware., und . ISVLSI, Seite 193-196. IEEE, (2019)DFSynthesizer: Dataflow-based Synthesis of Spiking Neural Networks to Neuromorphic Hardware., , , , , und . ACM Trans. Embed. Comput. Syst., 21 (3): 27:1-27:35 (2022)Dynamic Reliability Management in Neuromorphic Computing., , , , , , , und . CoRR, (2021)Design of Many-Core Big Little μBrain for Energy-Efficient Embedded Neuromorphic Computing., , , , , und . CoRR, (2021)NeuSB: A Scalable Interconnect Architecture for Spiking Neuromorphic Hardware., , , , , und . IEEE Trans. Emerg. Top. Comput., 11 (2): 373-387 (April 2023)RotaSYN: Rotary Traveling Wave Oscillator SYNthesizer., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 66-I (7): 2685-2698 (2019)Design of Many-Core Big Little µBrains for Energy-Efficient Embedded Neuromorphic Computing., , , , , und . DATE, Seite 1011-1016. IEEE, (2022)A Framework to Explore Workload-Specific Performance and Lifetime Trade-offs in Neuromorphic Computing., , , , , , und . IEEE Comput. Archit. Lett., 18 (2): 149-152 (2019)Enabling Resource-Aware Mapping of Spiking Neural Networks via Spatial Decomposition., , , , , , , und . IEEE Embed. Syst. Lett., 13 (3): 142-145 (2021)