Autor der Publikation

Design of high-resolution MOSFET-only pipelined ADCs with digital calibration.

, , und . DATE, Seite 427-432. EDA Consortium, San Jose, CA, USA, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Ultra-low-power 10-Bit 100-kS/s Successive-approximation Analog-to-digital Converter., , , und . ISCAS, Seite 1117-1120. IEEE, (2009)Design Guidelines for Two-Stage Cascode-Compensated Operational Amplifiers., , und . ICECS, Seite 264-267. IEEE, (2006)A novel frequency compensation technique for two-stage CMOS operational amplifiers., , und . ICECS, Seite 256-259. IEEE, (2003)An energy-efficient level shifter for low-power applications., , und . ISCAS, Seite 2241-2244. IEEE, (2015)Systematic Design for Power Minimization of Pipelined Analog-to-Digital Converters., , , und . ICCAD, Seite 371-374. IEEE Computer Society / ACM, (2003)A Statistical Approach to Estimate the Dynamic Non-Linearity Parameters of Pipeline ADCs., , und . ICCAD, Seite 367-370. IEEE Computer Society / ACM, (2003)An extended robust mathematical model to project the course of COVID-19 epidemic in Iran., , , und . Ann. Oper. Res., 339 (3): 1499-1523 (August 2024)Modified Model for Settling Behavior of Operational Amplifiers in Nanoscale CMOS., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 56-II (5): 384-388 (2009)Impacts of NBTI/PBTI on performance of domino logic circuits with high-k metal-gate devices in nanoscale CMOS., , , und . Microelectron. Reliab., 52 (8): 1655-1659 (2012)A low-power capacitor switching scheme with low common-mode voltage variation for successive approximation ADC., , und . Microelectron. J., (2017)