Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Layer-Aware Program-and-Read Schemes for 3D Stackable Vertical-Gate BE-SONOS NAND Flash Against Cross-Layer Process Variations., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 50 (6): 1491-1501 (2015)Chip-level characterization and RTN-induced error mitigation beyond 20nm floating gate flash memory., , , , , , , , , und 1 andere Autor(en). IRPS, Seite 6-1. IEEE, (2018)Investigation of data pattern effects on nitride charge lateral migration in a charge trap flash memory by using a random telegraph signal method., , , , , , , und . IRPS, Seite 6. IEEE, (2018)Study of the Walk-Out Effect of Junction Breakdown Instability of the High-Voltage Depletion-Mode N-Channel MOSFET for NAND Flash Peripheral Device and an Efficient Layout Solution., , , , , , , , und . IRPS, Seite 1-6. IEEE, (2020)Chip Demonstration of a High-Density (43Gb) and High-Search-Bandwidth (300Gb/s) 3D NAND Based In-Memory Search Accelerator for Ternary Content Addressable Memory (TCAM) and Proximity Search of Hamming Distance., , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)First Study of P-Channel Vertical Split-Gate Flash Memory Device with Various Electron and Hole Injection Methods and Potential Future Possibility to Enable Functional Memory Circuits., , , , , und . IMW, Seite 1-4. IEEE, (2021)Electrical method to localize the high-resistance of nanoscale CoSi2 word-line for OTP memories., , , , , , , und . IRPS, Seite 6. IEEE, (2018)First Experimental Study of Floating-Body Cell Transient Reliability Characteristics of Both N- and P-Channel Vertical Gate-All-Around Devices with Split-Gate Structures., , , , , , , und . IRPS, Seite 7. IEEE, (2022)In-Memory Approximate Computing Architecture Based on 3D-NAND Flash Memories., , , , , , , , und . VLSI Technology and Circuits, Seite 270-271. IEEE, (2022)Introduction of Non-Volatile Computing In Memory (nvCIM) by 3D NAND Flash for Inference Accelerator of Deep Neural Network (DNN) and the Read Disturb Reliability Evaluation : (Invited Paper)., , , und . IRPS, Seite 1-6. IEEE, (2020)