Autor der Publikation

An up to 36Gbps analog baseband equalizer and demodulator for mm-wave wireless communication in 28nm CMOS.

, , , und . CICC, Seite 1-4. IEEE, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Clock tree optimization in synchronous CMOS digital circuits for substrate noise reduction using folding of supply current transients., , , , , , und . DAC, Seite 399-404. ACM, (2002)Advanced Planar Bulk and Multigate CMOS Technology: Analog-Circuit Benchmarking up to mm-Wave Frequencies., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 528-529. IEEE, (2008)Flicker noise upconversion mechanisms in K-band CMOS VCOs., , , und . A-SSCC, Seite 1-4. IEEE, (2015)Design and Analysis of a 140-GHz T/R Front-End Module in 22-nm FD-SOI CMOS., , , , und . IEEE J. Solid State Circuits, 57 (5): 1300-1313 (2022)A Single-Channel, 600-MS/s, 12-b, Ringamp-Based Pipelined ADC in 28-nm CMOS., , , , und . IEEE J. Solid State Circuits, 54 (2): 403-416 (2019)Digital circuit capacitance and switching analysis for ground bounce in ICs with a high-ohmic substrate., , , , , , , , und . IEEE J. Solid State Circuits, 39 (7): 1119-1130 (2004)Low-power voltage-controlled oscillators in 90-nm CMOS using high-quality thin-film postprocessed inductors., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 40 (9): 1922-1931 (2005)A CMOS IQ direct digital RF modulator with embedded RF FIR-based quantization noise filter., , , und . ESSCIRC, Seite 139-142. IEEE, (2011)A 54-64.8 GHz subharmonically injection-locked frequency synthesizer with transmitter EVM between -26.5 dB and -28.8 dB in 28 nm CMOS., , , , , und . ESSCIRC, Seite 243-246. IEEE, (2017)A 79GHz variable gain low-noise amplifier and power amplifier in 28nm CMOS operating up to 125°C., , , und . ESSCIRC, Seite 183-186. IEEE, (2014)