Autor der Publikation

A new global routing algorithm for over-the-cell routing in standard cell layouts.

, , und . EURO-DAC, Seite 116-121. IEEE Computer Society, (1993)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FPGA implementation of type identifier for colorectal endoscopie images with NBI magnification., , , , , , , , , und 3 andere Autor(en). APCCAS, Seite 651-654. IEEE, (2014)Unified Data/Instruction Cache with Hierarchical Multi-Port Architecture and Hidden Precharge Pipeline., , , , , und . APCCAS, Seite 1297-1300. IEEE, (2006)An MCM Routing Algorithm Considering Crosstalk., , , und . ISCAS, Seite 211-214. IEEE, (1995)Genetic algorithm accelerator GAA-II., , , , und . ASP-DAC, Seite 9-10. ACM, (2000)Optimization Vector Quantization by Adaptive Associative-Memory-Based Codebook Learning in Combination with Huffman Coding., , und . ICNC, Seite 15-19. IEEE Computer Society, (2010)Architecture and FPGA-Implementation of Scalable Picture Segmentation by 2D Scanning with Flexible Pixel-Block Size., , , , und . ICNC, Seite 128-132. IEEE Computer Society, (2010)Sweat Droplets Detection Using Image Segmentation on Skin Surface for Evaluation of Sweating Responses to Thermal Stimulus in Atopic Dermatitis., , , , und . MWSCAS, Seite 559-562. IEEE, (2021)Low-power word-parallel nearest-Hamming-distance search circuit based on frequency mapping., , , , und . ESSCIRC, Seite 538-541. IEEE, (2010)A 0.6-Tbps, 16-port SRAM design with 2-stage- pipeline and multi-stage-sensing scheme., , , , und . ESSCIRC, Seite 320-323. IEEE, (2007)A Timing-Driven Global Routing Algorithm with Pin Assignment, Block Reshaping, and Positioning for Building Block Layout., und . ASP-DAC, Seite 577-583. IEEE, (1998)