Autor der Publikation

Memory Requirements for Convolutional Neural Network Hardware Accelerators.

, , , und . IISWC, Seite 111-121. IEEE Computer Society, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Dynamic Stripes: Exploiting the Dynamic Precision Requirements of Activation Values in Neural Networks., , , und . CoRR, (2017)Reducing OLTP instruction misses with thread migration., , , und . DaMoN, Seite 9-15. ACM, (2012)A physical level study and optimization of CAM-based checkpointed register alias table., , und . ISLPED, Seite 233-236. ACM, (2008)On the latency, energy and area of checkpointed, superscalar register alias tables., , , , und . ISLPED, Seite 379-382. ACM, (2007)A dual grain hit-miss detector for large die-stacked DRAM caches., , , , , und . DATE, Seite 89-92. EDA Consortium San Jose, CA, USA / ACM DL, (2013)SPREX: A soft processor with Runahead execution., und . ReConFig, Seite 1-7. IEEE, (2012)A Building Block for Coarse-Grain Optimizations in the On-Chip Memory Hierarchy., und . IEEE Comput. Archit. Lett., 6 (2): 33-36 (2007)Optimizing Memory Translation Emulation in Full System Emulators., , , und . ACM Trans. Archit. Code Optim., 11 (4): 60:1-60:24 (2014)Streamlining Inter-Operation Memory Communication via Data Dependence Prediction., und . MICRO, Seite 235-245. ACM/IEEE Computer Society, (1997)cuSCNN : an Efficient CUDA Implementation of Sparse CNNs., , , , und . HEART, Seite 107-113. ACM, (2023)