Autor der Publikation

Efficient Convolutional Neural Network Weight Compression for Space Data Classification on Multi-fpga Platforms.

, , , , , , , und . ICASSP, Seite 3917-3921. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Implementation and Impact of an Ultra-Compact Multi-FPGA Board for Large System Prototyping., , , , , , , , , und 4 andere Autor(en). H2RC@SC, Seite 34-41. IEEE, (2019)Early Results of Mapping Industrial Applications on Heterogeneous HPC Systems: The OPTIMA Project., , , , , , , , , und 7 andere Autor(en). CF, Seite 304-308. ACM, (2023)Low-latency Communication in RISC-V Clusters., , , , , , , , , und . HPC Asia, Seite 73-83. ACM, (2024)The ExaNeSt Prototype: Evaluation of Efficient HPC Communication Hardware in an ARM-based Multi-FPGA Rack., , , , , , , , , und 14 andere Autor(en). CoRR, (2023)Moving Compute towards Data in Heterogeneous multi-FPGA Clusters using Partial Reconfiguration and I/O Virtualisation., , , , , , und . FPT, Seite 221-226. IEEE, (2020)Efficient Convolutional Neural Network Weight Compression for Space Data Classification on Multi-fpga Platforms., , , , , , , und . ICASSP, Seite 3917-3921. IEEE, (2019)HLS Algorithmic Explorations for HPC Execution on Reconfigurable Hardware - ECOSCALE., , , , , und . ARC, Volume 10824 von Lecture Notes in Computer Science, Seite 724-736. Springer, (2018)Prototyping Efficient Interprocessor Communication Mechanisms., , , , , , , , und . ICSAMOS, Seite 26-33. IEEE, (2007)FPGA-based Multi-Chip Module for High-Performance Computing., , , , , , , , , und . CoRR, (2019)Pipelined heap (priority queue) management for advanced scheduling in high-speed networks., und . ICC, Seite 2043-2047. IEEE, (2001)