Autor der Publikation

Evaluating low-level software-based hardening techniques for configurable GPU architectures.

, , , , und . J. Supercomput., 78 (6): 8081-8105 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

System-level test bench generation in a co-design framework., , , , und . ETW, Seite 25-30. IEEE Computer Society, (2000)Exploiting an infrastructure-intellectual property for systems-on-chip test, diagnosis and silicon debug., , , und . IET Comput. Digit. Tech., 4 (2): 104-113 (2010)An experimental analysis of the effectiveness of the circular self-test path technique., , und . EURO-DAC, Seite 246-251. IEEE Computer Society, (1994)RISC-V-Based Platforms for HPC: Analyzing Non-functional Properties for Future HPC and Big-Data Clusters., , , , , , , , , und 8 andere Autor(en). SAMOS, Volume 14385 von Lecture Notes in Computer Science, Seite 395-410. Springer, (2023)A Reliability-aware Environment for Design Exploration for GPU Devices., , , und . DDECS, Seite 169-174. IEEE, (2023)A new approach to build a low-level malicious fault list starting from high-level description and alternative graphs., , , , und . ED&TC, Seite 560-565. IEEE Computer Society, (1997)Exploring the Mysteries of System-Level Test., , , , , , , , , und . ATS, Seite 1-6. IEEE, (2020)Effective SAT-based Solutions for Generating Functional Sequences Maximizing the Sustained Switching Activity in a Pipelined Processor., , , , , und . ATS, Seite 73-78. IEEE, (2021)Exploiting the Selfish Gene algorithm for evolving hardware cellular automata., , und . CEC, Seite 1401-1406. IEEE, (2000)Automating the Generation of Functional Stress Inducing Stimuli for Burn-In Testing., , , , , und . ETS, Seite 1-5. IEEE, (2023)