Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Analysis of zero-temperature coefficient behavior on vertically stacked double nanosheet nMOS devices., , , , , und . Microelectron. J., (2021)Evaluation of graded-channel SOI MOSFET operation at high temperatures., , und . Microelectron. J., 37 (7): 601-607 (2006)An analytic method to compute the stress dependence on the dimensions and its influence in the characteristics of triple gate devices., , , , und . Microelectron. Reliab., 52 (3): 519-524 (2012)The temperature mobility degradation influence on the zero temperature coefficient of partially and fully depleted SOI MOSFETs., , , und . Microelectron. J., 37 (9): 952-957 (2006)Cryogenic operation of graded-channel silicon-on-insulator nMOSFETs for high performance analog applications., , , und . Microelectron. J., 37 (2): 137-144 (2006)Investigation of Bulk and DTMOS triple-gate devices under 60 MeV proton irradiation., , , , , und . Microelectron. Reliab., 54 (11): 2349-2354 (2014)Analog Circuit Design Using Graded-Channel SOI NMOSFETS., , und . SBCCI, Seite 130-135. IEEE Computer Society, (2001)Gain improvement in operational transconductance amplifiers using Graded-Channel SOI nMOSFETS., , , und . Microelectron. J., 37 (1): 31-37 (2006)Impact of the twin-gate structure on the linear kink effect in PD SOI nMOSFETS., , , und . Microelectron. J., 37 (8): 681-685 (2006)Design of Operational Transconductance Amplifiers with Improved Gain by Using Graded-Channel SOI nMOSFETs., , , , und . SBCCI, Seite 26-. IEEE Computer Society, (2003)