Autor der Publikation

Self-Heating in iN8-iN2 CMOS Logic Cells: Thermal Impact of Architecture (FinFET, Nanosheet, Forksheet and CFET) and Scaling Boosters.

, , , , , , und . VLSI Technology and Circuits, Seite 371-372. IEEE, (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Backside PDN and 2.5D MIMCAP to Double Boost 2D and 3D ICs IR-Drop beyond 2nm Node., , , , , , , , , und 7 andere Autor(en). VLSI Technology and Circuits, Seite 429-430. IEEE, (2022)PPA and Scaling Potential of Backside Power Options in N2 and A14 Nanosheet Technology., , , , , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)Dedicated technology threshold voltage tuning for 6T SRAM beyond N7., , , , , , , , , und 1 andere Autor(en). ICICDT, Seite 1-4. IEEE, (2017)Self-Heating in iN8-iN2 CMOS Logic Cells: Thermal Impact of Architecture (FinFET, Nanosheet, Forksheet and CFET) and Scaling Boosters., , , , , , und . VLSI Technology and Circuits, Seite 371-372. IEEE, (2022)Design enablement of CFET devices for sub-2nm CMOS nodes., , , , , , , und . DATE, Seite 29-33. IEEE, (2022)Memories for NTC., , , , , und . Near Threshold Computing, Springer, (2016)PPAC of sheet-based CFET configurations for 4 track design with 16nm metal pitch., , , , , , , , , und 1 andere Autor(en). VLSI Technology and Circuits, Seite 365-366. IEEE, (2022)Device circuit and technology co-optimisation for FinFET based 6T SRAM cells beyond N7., , , , , , , , , und 2 andere Autor(en). ESSDERC, Seite 256-259. IEEE, (2017)Design Technology co-optimization for N10., , , , , , , , , und 18 andere Autor(en). CICC, Seite 1-8. IEEE, (2014)