Autor der Publikation

TFET-based Operational Transconductance Amplifier Design for CNN Systems.

, , , , , und . ACM Great Lakes Symposium on VLSI, Seite 277-282. ACM, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Device-Circuit-Architecture Co-Exploration for Computing-in-Memory Neural Accelerators., , , , , , und . IEEE Trans. Computers, 70 (4): 595-605 (2021)A Uniform Modeling Methodology for Benchmarking DNN Accelerators., , , , und . ICCAD, Seite 1-7. ACM, (2019)Super Efficient Neural Network for Compression Artifacts Reduction and Super Resolution., , , , und . WACV (Workshops), Seite 460-468. IEEE, (2024)Nonvolatile Spintronic Memory Cells for Neural Networks., , , , und . CoRR, (2019)Analytically Modeling Power and Performance of a CNN System., , , , , und . ICCAD, Seite 186-193. IEEE, (2015)TFET-based Operational Transconductance Amplifier Design for CNN Systems., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 277-282. ACM, (2015)A mixed signal architecture for convolutional neural networks., , , , , , und . CoRR, (2018)A Hybrid Optical-Electrical Analog Deep Learning Accelerator Using Incoherent Optical Signals., , , , , , , , , und 2 andere Autor(en). ACM Great Lakes Symposium on VLSI, Seite 271-276. ACM, (2021)Device-Circuit-Architecture Co-Exploration for Computing-in-Memory Neural Accelerators., , , , , , und . CoRR, (2019)Application-level Studies of Cellular Neural Network-based Hardware Accelerators., , , , , und . CoRR, (2019)