Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Chipyard: Integrated Design, Simulation, and Implementation Framework for Custom SoCs., , , , , , , , , und 7 andere Autor(en). IEEE Micro, 40 (4): 10-21 (2020)Gemmini: Enabling Systematic Deep-Learning Architecture Evaluation via Full-Stack Integration., , , , , , , , , und 9 andere Autor(en). DAC, Seite 769-774. IEEE, (2021)Invited: Chipyard - An Integrated SoC Research and Implementation Environment., , , , , , , , , und 8 andere Autor(en). DAC, Seite 1-6. IEEE, (2020)Microprocessor chip with photonic I/O., , , , , , , , , und 12 andere Autor(en). OFC, Seite 1-3. IEEE, (2017)Gemmini: An Agile Systolic Array Generator Enabling Systematic Evaluations of Deep-Learning Architectures., , , , , , , , , und 4 andere Autor(en). CoRR, (2019)4.3 An Eight-Core 1.44GHz RISC-V Vector Machine in 16nm FinFET., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 58-60. IEEE, (2021)Vertically Integrated Computing Labs Using Open-Source Hardware Generators and Cloud-Hosted FPGAs., , , , und . ISCAS, Seite 1-5. IEEE, (2021)An Eight-Core 1.44-GHz RISC-V Vector Processor in 16-nm FinFET., , , , , , , , , und 3 andere Autor(en). IEEE J. Solid State Circuits, 57 (1): 140-152 (2022)FirePerf: FPGA-Accelerated Full-System Hardware/Software Performance Profiling and Co-Design., , , , , , und . ASPLOS, Seite 715-731. ACM, (2020)ASPLOS 2020 was canceled because of COVID-19..