Autor der Publikation

A+ Tuning: Architecture+Application Auto-Tuning for In-Memory Data-Processing Frameworks.

, , und . ICPADS, Seite 163-166. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

History & Variation Trained Cache (HVT-Cache): A process variation aware and fine grain voltage scalable cache with active access history monitoring., , , , und . ISQED, Seite 498-505. IEEE, (2012)Post-synthesis sleep transistor insertion for leakage power optimization in clock tree networks., , , , und . ISQED, Seite 499-507. IEEE, (2010)A fault tolerant cache architecture for sub 500mV operation: resizable data composer cache (RDC-cache)., , , und . CASES, Seite 251-260. ACM, (2009)Estimating the Circuit Deobfuscating Runtime based on Graph Deep Learning., , , , , , und . CoRR, (2019)Reducing Execution Unit Leakage Power in Embedded Processors., und . SAMOS, Volume 4017 von Lecture Notes in Computer Science, Seite 299-308. Springer, (2006)ICNN: The Iterative Convolutional Neural Network., , und . ACM Trans. Embed. Comput. Syst., 18 (6): 119:1-119:27 (2020)A+ Tuning: Architecture+Application Auto-Tuning for In-Memory Data-Processing Frameworks., , und . ICPADS, Seite 163-166. IEEE, (2019)Adversarial Attacks Against Machine Learning-Based Resource Provisioning Systems., , , , , , , und . IEEE Micro, 43 (5): 35-44 (September 2023)Advanced Reinforcement Learning Solution for Clock Skew Engineering: Modified Q-Table Update Technique for Peak Current and IR Drop Minimization., , , , , , , und . IEEE Access, (2023)Breaking the Design and Security Trade-off of Look-up-table-based Obfuscation., , , , , , und . ACM Trans. Design Autom. Electr. Syst., 27 (6): 56:1-56:29 (2022)