Autor der Publikation

A 9-GS/s 1.125-GHz BW Oversampling Continuous-Time Pipeline ADC Achieving -164-dBFS/Hz NSD.

, , , , , , , , und . IEEE J. Solid State Circuits, 52 (12): 3219-3234 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Digital Filtering ADC With Programmable Blocker Cancellation for Wireless Receivers., , , und . IEEE J. Solid State Circuits, 53 (3): 681-691 (2018)15.5 A 930mW 69dB-DR 465MHz-BW CT 1-2 MASH ADC in 28nm CMOS., , , , , , , , , und . ISSCC, Seite 278-279. IEEE, (2016)Measurement System for Switching Current Distribution in Intrinsic Josephson Junctions., , , , und . IEICE Trans. Electron., 90-C (3): 605-606 (2007)A -89-dBc IMD3 DAC Sub-System in a 465-MHz BW CT Delta-Sigma ADC Using a Power and Area Efficient Calibration Technique., , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 65-II (7): 859-863 (2018)A 100mW 10MHz-BW CT ΔΣ Modulator with 87dB DR and 91dBc IMD., , , , , , und . ISSCC, Seite 498-499. IEEE, (2008)A 375mW Quadrature Bandpass ΔΣ ADC with 90dB DR and 8.5MHz BW at 44MHz., , , , , und . ISSCC, Seite 141-150. IEEE, (2006)Adaptive digital noise-cancellation filtering using cross-correlators for continuous-time MASH ADC in 28nm CMOS., , , , , , , , , und . CICC, Seite 1-4. IEEE, (2017)Analog circuit synthesis by superimposing of sub-circuits., und . ISCAS (5), Seite 427-430. IEEE, (2001)A 9-GS/s 1.125-GHz BW Oversampling Continuous-Time Pipeline ADC Achieving -164-dBFS/Hz NSD., , , , , , , , und . IEEE J. Solid State Circuits, 52 (12): 3219-3234 (2017)A 375-mW Quadrature Bandpass$\Delta\Sigma$ADC With 8.5-MHz BW and 90-dB DR at 44 MHz., , , , , , und . IEEE J. Solid State Circuits, 41 (12): 2632-2640 (2006)