Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.9-V DAC-Calibration-Free Continuous-Time Incremental Delta-Sigma Modulator Achieving 97-dB SFDR at 2 MS/s in 28-nm CMOS., , , , , und . IEEE J. Solid State Circuits, 57 (11): 3407-3417 (2022)A reconfigurable Continuous-Time ΔΣ-ADC using a digitally programmable gm-C array., , , , und . MWSCAS, Seite 810-813. IEEE, (2012)A 40 kS/sCalibration-Free Incremental △Σ ADC Achieving 104 dB DR and 105.7 dB SFDR., , , , und . ESSCIRC, Seite 401-404. IEEE, (2023)A Chopped 6-bit 1.6 GS/s SAR ADC Utilizing Slow Decision Information in 22 nm FDSOI., , , , und . ESSCIRC, Seite 141-144. IEEE, (2023)A Comparative Study of ISI Errors in Different DAC Structures for CT Delta-Sigma Modulators., , , und . ISCAS, Seite 1-5. IEEE, (2020)Minimizing Signal-Dependent Residue in CT Pipelined ADCs., , und . MWSCAS, Seite 567-570. IEEE, (2021)A 0.9-V Calibration-Free 97dB-SFDR 2-MS/s Continuous Time Incremental Delta-Sigma ADC Utilizing Variable Bit Width Quantizer in 28nm CMOS., , , , , und . CICC, Seite 1-2. IEEE, (2021)Complexity Reduced LUT-Based DAC Correction in Continuous-Time Delta-Sigma Modulators., , , und . ISCAS, Seite 16-20. IEEE, (2022)An error estimation technique for lowpass and bandpass ΣΔ ADC feedback DACs using a residual test signal., , , , und . ISCAS, Seite 73-76. IEEE, (2012)Bitwise ELD Compensation under Integrator Nonidealities in ΔΣ Modulators., , , , , und . NEWCAS, Seite 1-5. IEEE, (2023)