,

18.3 A 1.2V 64Gb 8-channel 256GB/s HBM DRAM with peripheral-base-die architecture and small-swing technique on heavy load interface.

, , , , , , , , , , , , , , , , , , , , , и .
ISSCC, стр. 318-319. IEEE, (2016)

Метаданные

тэги

Пользователи данного ресурса

  • @dblp

Комментарии и рецензии