Autor der Publikation

Two Double-Node-Upset-Hardened Flip-Flop Designs for High-Performance Applications.

, , , , , , , und . IEEE Trans. Emerg. Top. Comput., 11 (4): 1070-1081 (Oktober 2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of True Random Number Generator Based on Multi-Stage Feedback Ring Oscillator., , , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (3): 1752-1756 (2022)Design of True Random Number Generator Based on Multi-Ring Convergence Oscillator Using Short Pulse Enhanced Randomness., , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 70 (12): 5074-5085 (Dezember 2023)A Novel Built-In Self-Repair Scheme for 3D Memory., , , , und . IEEE Access, (2019)Design of Radiation Hardened Latch and Flip-Flop with Cost-Effectiveness for Low-Orbit Aerospace Applications., , , , , , und . J. Electron. Test., 37 (4): 489-502 (2021)Fortune: A New Fault-Tolerance TSV Configuration in Router-Based Redundancy Structure., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (10): 3182-3187 (2022)A Pulse Shrinking-Based Test Solution for Prebond Through Silicon via in 3-D ICs., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 38 (4): 755-766 (2019)LCHR-TSV: Novel Low Cost and Highly Repairable Honeycomb-Based TSV Redundancy Architecture for Clustered Faults., , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (10): 2938-2951 (2020)Chip test pattern reordering method using adaptive test to reduce cost for testing of ICs., , , , und . IEICE Electron. Express, 18 (2): 20200420 (2021)A novel in-field TSV repair method for latent faults., , , und . IEICE Electron. Express, 15 (23): 20180873 (2018)A 4NU-Recoverable and HIS-Insensitive Latch Design for Highly Robust Computing in Harsh Radiation Environments., , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 301-306. ACM, (2021)