Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 28-GHz CMOS Phased-Array Beamformer Utilizing Neutralized Bi-Directional Technique Supporting Dual-Polarized MIMO for 5G NR., , , , , , , , , und 16 andere Autor(en). IEEE J. Solid State Circuits, 55 (9): 2371-2386 (2020)A Fully Synthesizable Fractional-N MDLL With Zero-Order Interpolation-Based DTC Nonlinearity Calibration and Two-Step Hybrid Phase Offset Calibration., , , , , , , , , und 4 andere Autor(en). IEEE Trans. Circuits Syst. I Regul. Pap., 68 (2): 603-616 (2021)0.2mW 70Fsrms-Jitter Injection-Locked PLL Using De-Sensitized SSPD-Based Injecting-Time Self-Alignment Achieving -270dB FoM and -66dBc Reference Spur., , , , , , und . VLSI Circuits, Seite 38-. IEEE, (2019)A 28-GHz CMOS Phased-Array Beamformer Supporting Dual-Polarized MIMO with Cross-Polarization Leakage Cancellation., , , , , , , , , und 15 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2020)An LC-DCO based synthesizable injection-locked PLL with an FoM of -250.3dB., , , , , und . ESSCIRC, Seite 197-200. IEEE, (2016)A 60-GHz 3.0-Gb/s Spectrum Efficient BPOOK Transceiver for Low-Power Short-Range Wireless in 65-nm CMOS., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 54 (5): 1363-1374 (2019)A 39-GHz 64-Element Phased-Array Transceiver With Built-In Phase and Amplitude Calibrations for Large-Array 5G NR in 65-nm CMOS., , , , , , , , , und 12 andere Autor(en). IEEE J. Solid State Circuits, 55 (5): 1249-1269 (2020)A Power-Efficient Pulse-VCO for Chip-Scale Atomic Clock., , , , , , und . IEICE Trans. Electron., 102-C (4): 276-286 (2019)32.7 A 32kHz-Reference 2.4GHz Fractional-N Oversampling PLL with 200kHz Loop Bandwidth., , , , , , , , , und 1 andere Autor(en). ISSCC, Seite 454-456. IEEE, (2021)An HDL-described Fully-synthesizable Sub-GHz IoT Transceiver with Ring Oscillator based Frequency Synthesizer and Digital Background EVM Calibration., , , , , , , , , und 2 andere Autor(en). CICC, Seite 1-4. IEEE, (2019)