Autor der Publikation

A Semi-Floating Gate Transistors In-Memory Computing design with 40.14 TOPS/W for matrix-multiplication with frequently updated weight.

, , , , , , , und . ASICON, Seite 1-4. IEEE, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The Establishment of Supply Chain with Game Model of Competition and Cooperation.. J. Softw., 7 (3): 670-677 (2012)An 8.8 TFLOPS/W Floating-Point RRAM-Based Compute-in-Memory Macro Using Low Latency Triangle-Style Mantissa Multiplication., , , , , , , , , und 1 andere Autor(en). IEEE Trans. Circuits Syst. II Express Briefs, 70 (11): 4216-4220 (November 2023)A 40nm 150 TOPS/W High Row-Parallel MRAM Compute-in-Memory Macro with Series 3T1MTJ Bitcell for MAC Operation., , , , , und . ISCAS, Seite 1-5. IEEE, (2023)GCFP-ACIM: A 40nm 4.74TFLOPS/W General Complex Float-Point Analog Compute-in-Memory with Adaptive Power-Saving for HDR Signal Processing Applications., , , , , , , , , und 2 andere Autor(en). A-SSCC, Seite 1-3. IEEE, (2023)A Semi-Floating Gate Transistors In-Memory Computing design with 40.14 TOPS/W for matrix-multiplication with frequently updated weight., , , , , , , und . ASICON, Seite 1-4. IEEE, (2021)A High Area-Efficiency RRAM-Based Strong PUF with Multi-Entropy Source and Configurable Double-Read Process., , , , , und . ISCAS, Seite 2438-2442. IEEE, (2022)A digitalized RRAM-based Spiking Neuron Network system with 3-bit weight and unsupervised online learning scheme., , , , , , , und . ASICON, Seite 1-4. IEEE, (2019)An 8Kb 40-nm 2T2MTJ STT-MRAM Design with 2.6ns Access Time and Time-Adjustable Writing Process., , , , , , , , und . ASICON, Seite 1-4. IEEE, (2021)