Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Analog-Digital Partitioning for Low-Power UWB Impulse Radios under CMOS Scaling., , , , , , und . EURASIP J. Wireless Comm. and Networking, (2006)Impact of technology scaling on substrate noise generation mechanisms mixed signal ICs., , , , , und . CICC, Seite 501-504. IEEE, (2004)Evolution of substrate noise generation mechanisms with CMOS technology scaling., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 53-I (2): 296-305 (2006)A 2.2mW 5b 1.75GS/s Folding Flash ADC in 90nm Digital CMOS., , , , und . ISSCC, Seite 252-253. IEEE, (2008)Systematic design of a 14-bit 150-MS/s CMOS current-steering D/A converter., , , , , und . DAC, Seite 452-457. ACM, (2000)A gradient-error and edge-effect tolerant switching scheme for a high-accuracy DAC., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 51-I (1): 191-195 (2004)A study on substrate noise coupling among TSVs in 3D chip stack., , , , und . IEICE Electron. Express, 15 (13): 20180460 (2018)Design issues in heterogeneous 3D/2.5D integration., , , , , und . ASP-DAC, Seite 403-410. IEEE, (2013)Simulation Methodology for Analysis of Substrate Noise Impact on Analog / RF Circuits Including Interconnect Resistance., , , und . DATE, Seite 270-275. IEEE Computer Society, (2005)In-tier diagnosis of power domains in 3D TSV ICs., , , , , , , , , und 1 andere Autor(en). 3DIC, Seite 1-6. IEEE, (2011)