Autor der Publikation

A Secure D Flip-Flop against Side Channel Attacks.

, , und . PATMOS, Volume 6951 von Lecture Notes in Computer Science, Seite 331-340. Springer, (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Enhancing Electromagnetic Attacks Using Spectral Coherence Based Cartography., , , , und . VLSI-SoC, Volume 360 von IFIP Advances in Information and Communication Technology, Seite 135-155. Springer, (2009)Method for evaluation of transient-fault detection techniques., , , , und . Microelectron. Reliab., (2017)Logical effort model extension to propagation delay representation., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 25 (9): 1677-1684 (2006)Circuit sizing method under delay constraint., , , und . ISCAS, IEEE, (2006)Gate Sizing for Low Power Design., , und . VLSI-SOC, Volume 218 von IFIP Conference Proceedings, Seite 301-312. Kluwer, (2001)Security evaluation of dual rail logic against DPA attacks., , , und . VLSI-SoC, Seite 181-186. IEEE, (2006)Interest of MIA in frequency domain?, , , und . CS2@HiPEAC, Seite 35-38. ACM, (2015)Performance Metric Based Optimization Protocol., , , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 100-109. Springer, (2004)CMOS Gate Sizing under Delay Constraint., , , , und . PATMOS, Volume 2799 von Lecture Notes in Computer Science, Seite 60-69. Springer, (2003)Practical Analysis of RSA Countermeasures Against Side-Channel Electromagnetic Attacks., , , und . CARDIS, Volume 8419 von Lecture Notes in Computer Science, Seite 200-215. Springer, (2013)