Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Phase-change random access memory: A scalable technology., , , , , , , , , und 1 andere Autor(en). IBM J. Res. Dev., 52 (4-5): 465-480 (2008)Recent Progress in Phase-Change Memory Technology., , , , , , , , , und 2 andere Autor(en). IEEE J. Emerg. Sel. Topics Circuits Syst., 6 (2): 146-162 (2016)A 256-Mcell Phase-Change Memory Chip Operating at 2+ Bit/Cell., , , , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 60-I (6): 1521-1533 (2013)A half-micron CMOS logic generation., , , , , , , , , und 14 andere Autor(en). IBM J. Res. Dev., 39 (1-2): 215-228 (1995)Multilevel phase-change memory., , , , , , und . ICECS, Seite 1017-1020. IEEE, (2010)Programming algorithms for multilevel phase-change memory., , , , , , und . ISCAS, Seite 329-332. IEEE, (2011)A novel CMOS compatible embedded nonvolatile memory with zero process adder., , , , und . MTDT, Seite 9-12. IEEE Computer Society, (2005)Ultralow-power SRAM technology., , , , , , , , , und 12 andere Autor(en). IBM J. Res. Dev., 47 (5-6): 553-566 (2003)Nanoscale electronic synapses using phase change devices., , , , , , , , , und 5 andere Autor(en). JETC, 9 (2): 12:1-12:20 (2013)Transition-metal-oxide-based resistance-change memories., , , , , , , , , und 5 andere Autor(en). IBM J. Res. Dev., 52 (4-5): 481-492 (2008)