Autor der Publikation

9.1x Error acceptable adaptive artificial neural network coupled LDPC ECC for charge-trap and floating-gate 3D-NAND flash memories.

, , und . CICC, Seite 1-4. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Versatile TLC NAND flash memory control to reduce read disturb errors by 85% and extend read cycles by 6.7-times of Read-Hot and Cold data for cloud data centers., , und . VLSI Circuits, Seite 1-2. IEEE, (2016)Robust VLSI circuit design & systems for sustainable society., , , , und . ISSCC, Seite 500-501. IEEE, (2012)Silicon 3D-integration technology and systems., , , , , , , , , und . ISSCC, Seite 510-511. IEEE, (2010)Self-Determining Resource Control in Multi-Tenant Data Center Storage with Future NV Memories., und . ISCAS, Seite 1-5. IEEE, (2019)Inductor design of 20-V boost converter for low power 3D solid state drive with NAND flash memories., , , , , , und . ISLPED, Seite 87-92. ACM, (2009)Data-Aware Partial ECC with Data Modulation of ReRAM with Non-volatile In-memory Computing for Image Recognition with Deep Neural Network., , , , und . ISCAS, Seite 1-5. IEEE, (2018)Periodic Data Eviction Algorithm of SCM/NAND Flash Hybrid SSD with SCM Retention Time Constraint Capabilities at Extremely High Temperature., , und . NVMTS, Seite 1-5. IEEE, (2018)Observation and Analysis of Bit-by-Bit Cell Current Variation During Data-Retention of TaOx-based ReRAM., , , und . ESSDERC, Seite 46-49. IEEE, (2018)7.7 Enterprise-grade 6x fast read and 5x highly reliable SSD with TLC NAND-flash memory for big-data storage., , , , , und . ISSCC, Seite 1-3. IEEE, (2015)x11 performance increase, x6.9 endurance enhancement, 93% energy reduction of 3D TSV-integrated hybrid ReRAM/MLC NAND SSDs by data fragmentation suppression., , , , , und . VLSIC, Seite 134-135. IEEE, (2012)