Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Flexible Packed Stencil Design With Multiple Shaping Apertures and Overlapping Shots for E-beam Lithography., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 34 (10): 1652-1663 (2015)FLUTE: Fast Lookup Table Based Rectilinear Steiner Minimal Tree Algorithm for VLSI Design., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 27 (1): 70-83 (2008)FastPlace: efficient analytical placement using cell shifting, iterative local refinement, and a hybrid net model., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 24 (5): 722-733 (2005)Twin binary sequences: a nonredundant representation for general nonslicing floorplan., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 22 (4): 457-469 (2003)Transition time bounded low-power clock tree construction., , und . ISCAS (3), Seite 2445-2448. IEEE, (2005)Area optimization of resilient designs guided by a mixed integer geometric program., , , und . DAC, Seite 130:1-130:6. ACM, (2016)Self-aligned double patterning-aware detailed routing with double via insertion and via manufacturability consideration., , und . DAC, Seite 42:1-42:6. ACM, (2016)An efficient routing tree construction algorithm with buffer insertion, wire sizing and obstacle considerations., , und . ASP-DAC, Seite 361-366. IEEE Computer Society, (2004)FastRoute 2.0: A High-quality and Efficient Global Router., und . ASP-DAC, Seite 250-255. IEEE Computer Society, (2007)Non-Rectangular Shaping and Sizing of Soft Modules in Floorplan Design., und . DATE, Seite 1101. IEEE Computer Society, (2002)