Autor der Publikation

Efficient shield insertion for inductive noise reduction in nanometer technologies.

, , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (3): 401-405 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Gaussian pulse approximation using standard CMOS and its application for sub-GHz UWB impulse radio., , und . I. J. Circuit Theory and Applications, 38 (4): 383-407 (2010)Noise tolerant low voltage XOR-XNOR for fast arithmetic., , und . ACM Great Lakes Symposium on VLSI, Seite 285-288. ACM, (2003)Efficient shield insertion for inductive noise reduction in nanometer technologies., , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (3): 401-405 (2005)Design methodologies for high-performance noise-tolerant XOR-XNOR circuits., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 53-I (4): 867-878 (2006)Noise Tolerant Low Power Dynamic TSPCL D Flip-Flops., , und . ISVLSI, Seite 89-94. IEEE Computer Society, (2002)An efficient minimum area spacing algorithm for noise reduction., und . ICECS, Seite 862-865. IEEE, (2003)TALS: Trigonometry-based Ad-hoc Localization System for wireless sensor networks., , , und . IWCMC, Seite 59-64. IEEE, (2011)Noise-constrained interconnect optimization for nanometer technologies., , und . ISCAS (5), Seite 481-484. IEEE, (2003)A methodology for low power scheduling with resources operating at multiple voltages., , und . Integr., 37 (1): 29-62 (2004)Hybrid Mesh-Based/Block-Based Motion Compensation Architecture., , und . Workshop on Digital and Computational Video, Seite 194-201. IEEE Computer Society, (2001)