Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Lagrangian Relaxation-Based Time-Division Multiplexing Optimization for Multi-FPGA Systems., und . ICCAD, Seite 1-8. ACM, (2019)Layout Hotspot Detection With Feature Tensor Generation and Deep Biased Learning., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 38 (6): 1175-1187 (2019)Temporal logic replication for dynamically reconfigurable FPGA partitioning., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 22 (7): 952-959 (2003)Fixed-Parameter Tractable Algorithms for Optimal Layout Decomposition and Beyond., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 38 (9): 1731-1743 (2019)Twin binary sequences: a nonredundant representation for general nonslicing floorplan., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 22 (4): 457-469 (2003)Simultaneous Reconnection Surgery Technique of Routing With Machine Learning-Based Acceleration., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (6): 1245-1257 (2020)CUGR: Detailed-Routability-Driven 3D Global Routing with Probabilistic Resource Model., , , und . DAC, Seite 1-6. IEEE, (2020)Temporal logic replication for dynamically reconfigurable FPGA partitioning., und . ISPD, Seite 190-195. ACM, (2002)Clustering based acyclic multi-way partitioning., , und . ACM Great Lakes Symposium on VLSI, Seite 203-206. ACM, (2003)Exploring Rule-Free Layout Decomposition via Deep Reinforcement Learning., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (9): 3067-3077 (September 2023)