Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 10-Gb/s receiver with series equalizer and on-chip ISI monitor in 0.11-μm CMOS., , , , , und . IEEE J. Solid State Circuits, 40 (4): 986-993 (2005)An efficient transistor optimizer for custom circuits., , und . ISCAS (5), Seite 197-200. IEEE, (2003)A Transparent Voltage Conversion Method and Its Application to a Dual-Supply-Voltage Register File., und . ICCD, Seite 107-. IEEE Computer Society, (2003)A Case Study: Energy Efficient High Throughput Chip Multi-Processor Using Reduced-complexity Cores for Transaction Processing Workload., , , , und . Inf. Media Technol., 1 (1): 80-91 (2006)A 5Gb/s Transmitter with Reflection Cancellation for Backplane Transceivers., , , , und . CICC, Seite 413-416. IEEE, (2006)A 4-channel 10.3Gb/s transceiver with adaptive phase equalizer for 4-to-41dB loss PCB channel., , , , , , , , , und . ISSCC, Seite 346-348. IEEE, (2011)A leakage current replica keeper for dynamic circuits., , und . ISSCC, Seite 1755-1764. IEEE, (2006)A Reversible Poly-Phase Distributed VCO., und . ISSCC, Seite 2452-2461. IEEE, (2006)A sliding window scheme for accurate clock mesh analysis., , , , , , und . ICCAD, Seite 939-946. IEEE Computer Society, (2005)An Efficient Uncertainty- and Skew-aware Methodology for Clock Tree Synthesis and Analysis., , und . VLSI Design, Seite 271-277. IEEE Computer Society, (2007)