Autor der Publikation

The impact of low-holding-voltage issue in high-voltage CMOS technology and the design of latchup-free power-rail ESD clamp circuit for LCD driver ICs.

, und . IEEE J. Solid State Circuits, 40 (8): 1751-1759 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Using Machine Learning and Light Spatial Sequence Arrangement for Copying Positioning Unit Cell to Reduce Training Burden in Visible Light Positioning (VLP)., , , , , , , , und . WOCC, Seite 106-109. IEEE, (2021)Enabling Techniques for Optical Wireless Communication Systems., , , , , , , , und . OFC, Seite 1-3. IEEE, (2020)Overview on electrostatic discharge protection designs for mixed-voltage I/O interfaces: design concept and circuit implementations., und . IEEE Trans. Circuits Syst. I Regul. Pap., 53-I (2): 235-246 (2006)ESD protection design for I/O cells with embedded SCR structure as power-rail ESD clamp device in nanoscale CMOS technology., und . IEEE J. Solid State Circuits, 40 (11): 2329-2338 (2005)A Novel Beam Alignment Scheme for Mobile Millimeter-Wave Communications Based on Compressed Sensing Aided-Kalman Filter., und . IEEE Open J. Commun. Soc., (2022)Electrostatic discharge protection scheme without leakage current path for CMOS IC operating in power-down-mode condition on a system board., und . Microelectron. Reliab., 46 (2-4): 301-310 (2006)Using Pixel-per-bit Neural Network for Two Rolling Shutter Patterns Decoding in Optical Camera Communication (OCC)., , , , , , , und . WOCC, Seite 102-105. IEEE, (2021)ESD protection design for I/O cells in sub-130-nm CMOS technology with embedded SCR structure., und . ISCAS (2), Seite 1182-1185. IEEE, (2005)MOS-Bounded Diodes for On-Chip ESD Protection in Deep Submicron CMOS Process., , und . IEICE Trans. Electron., 88-C (3): 429-436 (2005)The impact of low-holding-voltage issue in high-voltage CMOS technology and the design of latchup-free power-rail ESD clamp circuit for LCD driver ICs., und . IEEE J. Solid State Circuits, 40 (8): 1751-1759 (2005)