Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Energy-efficient Capacitive-Memristive Content Addressable Memory., , , , , und . CoRR, (2024)Hybrid CMOS/Memristor Circuit Design Methodology., , , , , , , , und . CoRR, (2020)Design Flow for Hybrid CMOS/Memristor Systems - Part I: Modeling and Verification Steps., , , , , , , , , und 1 andere Autor(en). IEEE Trans. Circuits Syst. I Regul. Pap., 68 (12): 4862-4875 (2021)Multi-State Memristors and Their Applications: An Overview., , , , , , , , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 12 (4): 723-734 (2022)High-Density Digital RRAM-based Memory with Bit-line Compute Capability., , , , und . ISCAS, Seite 1199-1200. IEEE, (2022)A CMOS-based Characterisation Platform for Emerging RRAM Technologies., , , , , , , , , und 4 andere Autor(en). ISCAS, Seite 75-79. IEEE, (2022)A High-Fidelity, Machine-Learning Enhanced Queueing Network Simulation Model For Hospital Ultrasound Operations., , , , , , , , , und 3 andere Autor(en). WSC, Seite 1-12. IEEE, (2021)2nd Place Solution to ECCV 2020 VIPriors Object Detection Challenge., , und . CoRR, (2020)A RRAM-Based Associative Memory Cell., , , und . ISCAS, Seite 1-5. IEEE, (2021)Design Flow for Hybrid CMOS/Memristor Systems - Part II: Circuit Schematics and Layout., , , , , , , , , und 1 andere Autor(en). IEEE Trans. Circuits Syst. I Regul. Pap., 68 (12): 4876-4888 (2021)