Autor der Publikation

An electrical-balance duplexer for in-band full-duplex with <-85dBm in-band distortion at +10dBm TX-power.

, , , , und . ESSCIRC, Seite 176-179. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 40nm CMOS highly linear 0.4-to-6GHz receiver resilient to 0dBm out-of-band blockers., , , , , , und . ISSCC, Seite 62-64. IEEE, (2011)A multiband LTE SAW-less modulator with -160dBc/Hz RX-band noise in 40nm LP CMOS., , , , , und . ISSCC, Seite 374-376. IEEE, (2011)Session 18 overview: Full duplex wireless front-ends., , und . ISSCC, Seite 312-313. IEEE, (2017)Clock synthesis design.. ISSCC, Seite 510. IEEE, (2009)An electrical-balance duplexer for in-band full-duplex with <-85dBm in-band distortion at +10dBm TX-power., , , , und . ESSCIRC, Seite 176-179. IEEE, (2015)New Associate Editor.. IEEE J. Solid State Circuits, 52 (9): 2223 (2017)New Associate Editor.. IEEE J. Solid State Circuits, 53 (5): 1243 (2018)A 1-GS/s, 12-b, Single-Channel Pipelined ADC With Dead-Zone-Degenerated Ring Amplifiers., , , , und . IEEE J. Solid State Circuits, 54 (3): 646-658 (2019)A 1.8-GHz low-phase-noise CMOS VCO using optimized hollow spiral inductors., und . IEEE J. Solid State Circuits, 32 (5): 736-744 (1997)16.3 A Single-Channel 5.5mW 3.3GS/s 6b Fully Dynamic Pipelined ADC with Post-Amplification Residue Generation., , , , , , , und . ISSCC, Seite 254-256. IEEE, (2020)