Autor der Publikation

Fault-tolerant scheduling of multicore mixed-criticality systems under permanent failures.

, , und . DFT, Seite 57-62. IEEE Computer Society, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Fault-tolerant scheduling of multicore mixed-criticality systems under permanent failures., , und . DFT, Seite 57-62. IEEE Computer Society, (2016)Mapping and Scheduling Mixed-Criticality Systems with On-Demand Redundancy., , , und . IEEE Trans. Computers, 67 (4): 582-588 (2018)Enhanced partitioned scheduling of Mixed-Criticality Systems on multicore platforms., , , , und . ASP-DAC, Seite 630-635. IEEE, (2015)Probabilistic model checking of clock domain crossing interfaces., , , und . NEWCAS, Seite 193-196. IEEE, (2012)Low power Wallace multiplier design based on wide counters., , , und . Int. J. Circuit Theory Appl., 40 (11): 1175-1185 (2012)Partitioning and Selection of Data Consistency Mechanisms for Multicore Real-Time Systems., , , , , und . ACM Trans. Embed. Comput. Syst., 18 (4): 35:1-35:28 (2019)A novel hybrid FIFO asynchronous clock domain crossing interfacing method., , , und . ACM Great Lakes Symposium on VLSI, Seite 271-274. ACM, (2012)Optimized Implementation of Multirate Mixed-Criticality Synchronous Reactive Models., , , und . ACM Trans. Design Autom. Electr. Syst., 22 (2): 23:1-23:25 (2017)Multitask implementation of synchronous reactive models with Earliest Deadline First scheduling., , , und . SIES, Seite 168-177. IEEE, (2013)A four-mode model for efficient fault-tolerant mixed-criticality systems., , , und . DATE, Seite 97-102. IEEE, (2016)