Autor der Publikation

A 6.5-12.5-Gb/s Half-Rate Single-Loop All-Digital Referenceless CDR in 28-nm CMOS.

, , , , , und . IEEE J. Solid State Circuits, 55 (10): 2831-2841 (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

TrillionG: A Trillion-scale Synthetic Graph Generator using a Recursive Vector Model., und . SIGMOD Conference, Seite 913-928. ACM, (2017)EvoGraph: An Effective and Efficient Graph Upscaling Method for Preserving Graph Properties., und . KDD, Seite 2051-2059. ACM, (2018)DSP-CC-: I/O Efficient Parallel Computation of Connected Components in Billion-Scale Networks., , , , und . IEEE Trans. Knowl. Data Eng., 27 (10): 2658-2671 (2015)A 6.5-12.5-Gb/s Half-Rate Single-Loop All-Digital Referenceless CDR in 28-nm CMOS., , , , , und . IEEE J. Solid State Circuits, 55 (10): 2831-2841 (2020)LineageBA: A Fast, Exact and Scalable Graph Generation for the Barabási-Albert Model., und . ICDE, Seite 540-551. IEEE, (2021)GTS: A Fast and Scalable Graph Processing Method based on Streaming Topology to GPUs., , , , und . SIGMOD Conference, Seite 447-461. ACM, (2016)Resolution tunable ring oscillator type TDC., , , und . ISOCC, Seite 241-242. IEEE, (2016)High frame rate VGA CMOS image sensor using two-step single slope ADCs., , , , und . APCCAS, Seite 571-572. IEEE, (2016)Trillion-scale Graph Processing Simulation based on Top-Down Graph Upscaling., , und . ICDE, Seite 1512-1523. IEEE, (2021)High Frame-Rate VGA CMOS Image Sensor Using Non-Memory Capacitor Two-Step Single-Slope ADCs., , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (9): 2147-2155 (2015)