Autor der Publikation

Compute-in-Memory Technologies and Architectures for Deep Learning Workloads.

, , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 30 (11): 1615-1630 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Dynamic Read Current Sensing With Amplified Bit-Line Voltage for STT-MRAMs., , und . IEEE Trans. Circuits Syst. II Express Briefs, 67-II (3): 551-555 (2020)In-Memory Computing in Emerging Memory Technologies for Machine Learning: An Overview., , , , und . DAC, Seite 1-6. IEEE, (2020)PIM-DRAM: Accelerating Machine Learning Workloads Using Processing in Commodity DRAM., , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 11 (4): 701-710 (2021)Resistive Crossbars as Approximate Hardware Building Blocks for Machine Learning: Opportunities and Challenges., , , , , , , , und . Proc. IEEE, 108 (12): 2276-2310 (2020)i-SRAM: Interleaved Wordlines for Vector Boolean Operations Using SRAMs., , , , und . IEEE Trans. Circuits Syst., 67-I (12): 4651-4659 (2020)In-Memory Low-Cost Bit-Serial Addition Using Commodity DRAM Technology., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 67-I (1): 155-165 (2020)A 65 nm 1.4-6.7 TOPS/W Adaptive-SNR Sparsity-Aware CIM Core with Load Balancing Support for DL workloads., , , , , , und . CICC, Seite 1-2. IEEE, (2023)Circuits and Architectures for In-Memory Computing-Based Machine Learning Accelerators., , , , und . IEEE Micro, 40 (6): 8-22 (2020)Design Tools for Resistive Crossbar based Machine Learning Accelerators., , , , , , und . AICAS, Seite 1-4. IEEE, (2021)Compute-in-Memory Technologies and Architectures for Deep Learning Workloads., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 30 (11): 1615-1630 (2022)