Autor der Publikation

Figure of Merits of 28nm Si Technologies for Implementing Laser Attack Resistant Security Dedicated Circuits.

, , , , und . ISVLSI, Seite 362-367. IEEE Computer Society, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A New Recovery Scheme Against Short-to-Long Duration Transient Faults in Combinational Logic., , , , und . J. Electron. Test., 29 (3): 331-340 (2013)Operators allocation in the silicon compiler SCOOP., , und . Integr., 8 (2): 99-109 (1989)On-chip test comparison for protecting confidential data in secure ICs., , , und . European Test Symposium, Seite 1. IEEE Computer Society, (2012)Experimentations on scan chain encryption with PRESENT., , , und . IVSW, Seite 45-50. IEEE, (2017)SECCS: SECure Context Saving for IoT Devices., , , , , und . CoRR, (2019)Frontside Versus Backside Laser Injection: A Comparative Study., , , , und . JETC, 13 (1): 6:1-6:15 (2016)Laser-Induced Fault Effects in Security-Dedicated Circuits., , , , , , , , , und 5 andere Autor(en). VLSI-SoC (Selected Papers), Volume 464 von IFIP Advances in Information and Communication Technology, Seite 220-240. Springer, (2014)Alleviating DFT Cost Using Testability Driven HLS., , und . Asian Test Symposium, Seite 46-51. IEEE Computer Society, (1998)A Heuristic for Test Scheduling at System Level., , und . DATE, Seite 1124. IEEE Computer Society, (2002)Improving the Test of NoC-Based SoCs with Help of Compression Schemes., , , und . ISVLSI, Seite 139-144. IEEE Computer Society, (2008)