Autor der Publikation

A Power Estimation Methodology for QDI Asynchronous Circuits based on High-Level Simulation.

, , , und . ISVLSI, Seite 471-472. IEEE Computer Society, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

High performance asynchronous design flow using a novel static performance analysis method., und . Comput. Electr. Eng., 35 (6): 920-941 (2009)Soft error tolerant design of combinational circuits based on a local logic substitution scheme., , und . Microelectron. J., (2017)An efficient heterogeneous reconfigurable functional unit for an adaptive dynamic extensible processor., , , , und . VLSI-SoC, Seite 151-156. IEEE, (2007)A Decision Making Approach for Chemotherapy Planning based on Evolutionary Processing., , und . CoRR, (2023)FitAct: Error Resilient Deep Neural Networks via Fine-Grained Post-Trainable Activation Functions., , , und . CoRR, (2021)Timing Reliability Improvement of Master-Slave Flip-Flops in the Presence of Aging Effects., , und . IEEE Trans. Circuits Syst., 67-I (12): 4761-4773 (2020)FitAct: Error Resilient Deep Neural Networks via Fine-Grained Post-Trainable Activation Functions., , , und . DATE, Seite 1239-1244. IEEE, (2022)MAPLE: A Machine Learning based Aging-Aware FPGA Architecture Exploration Framework., , , und . FPL, Seite 369-373. IEEE, (2021)CNT-count Failure Characteristics of Carbon Nanotube FETs under Process Variations., , , und . DFT, Seite 86-92. IEEE Computer Society, (2011)Statistical static performance analysis of asynchronous circuits considering process variation., , und . ISQED, Seite 291-296. IEEE Computer Society, (2009)