Autor der Publikation

Randomization for Safer, more Reliable and Secure, High-Performance Automotive Processors.

, , , und . IEEE Des. Test, 36 (6): 39-47 (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Resilient random modulo cache memories for probabilistically-analyzable real-time systems., , , und . IOLTS, Seite 27-32. IEEE, (2016)Randomization for Safer, more Reliable and Secure, High-Performance Automotive Processors., , , und . IEEE Des. Test, 36 (6): 39-47 (2019)Modeling the Impact of Process Variations in Worst-Case Energy Consumption Estimation., , , und . DSD, Seite 601-605. IEEE, (2019)SafeSU: an Extended Statistics Unit for Multicore Timing Interference., , , , , , , und . ETS, Seite 1-4. IEEE, (2021)SafeDE: a flexible Diversity Enforcement hardware module for light-lockstepping., , , , , , , , und . IOLTS, Seite 1-7. IEEE, (2021)Improving Early Design Stage Timing Modeling in Multicore Based Real-Time Systems., , , , und . RTAS, Seite 305-316. IEEE Computer Society, (2016)Non-functional considerations of time-randomized processor architectures.. Polytechnic University of Catalonia, Spain, (2020)Enterprise-Class Cache Compression Design., , , , , und . HPCA, Seite 996-1011. IEEE, (2024)Worst-Case Energy Consumption: A New Challenge for Battery-Powered Critical Devices., , , und . IEEE Trans. Sustain. Comput., 6 (3): 522-530 (2021)NOVIA: A Framework for Discovering Non-Conventional Inline Accelerators., , , und . MICRO, Seite 507-521. ACM, (2021)