Autor der Publikation

Designing a Coarse-Grained Reconfigurable Architecture Using Loop Self-Pipelining.

, , , und . Asia-Pacific Computer Systems Architecture Conference, Volume 4186 von Lecture Notes in Computer Science, Seite 567-573. Springer, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Hybrid-Mode Floating-Point FPGA CORDIC Co-processor., , , und . ARC, Volume 4943 von Lecture Notes in Computer Science, Seite 254-259. Springer, (2008)Double Precision Hybrid-Mode Floating-Point FPGA CORDIC Co-processor., , , , und . HPCC, Seite 182-189. IEEE Computer Society, (2008)VLIW coprocessor for IEEE-754 quadruple-precision elementary functions., , , , , , und . ACM Trans. Archit. Code Optim., 10 (3): 12:1-12:22 (2013)A Parameterized Architecture Model in High Level Synthesis for Image Processing Applications., und . ASP-DAC, Seite 523-528. IEEE Computer Society, (2007)Pipeline template and scheduling algorithm for mapping multiple loop nests on FPGA with limited resources., , und . ACM Great Lakes Symposium on VLSI, Seite 343-344. ACM, (2013)Dynamic Configurable Floating-Point FFT Pipelines and Hybrid-Mode CORDIC on FPGA., , , und . ICESS, Seite 616-620. IEEE Computer Society, (2008)Optimized Generation of Memory Structure in Compiling Window Operations onto Reconfigurable Hardware., , und . ARC, Volume 4419 von Lecture Notes in Computer Science, Seite 110-121. Springer, (2007)Designing a Coarse-Grained Reconfigurable Architecture Using Loop Self-Pipelining., , , und . Asia-Pacific Computer Systems Architecture Conference, Volume 4186 von Lecture Notes in Computer Science, Seite 567-573. Springer, (2006)