Autor der Publikation

A novel sampling process and pulse generator for a low distortion digital pulse-width modulator for digital class D amplifiers.

, , , und . ISCAS (4), Seite 504-507. IEEE, (2003)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low delay-variation sub-/near-threshold asynchronous-to-synchronous interface controller for GALS Network-on-Chips., , , und . APCCAS, Seite 5-8. IEEE, (2014)High performance low overhead template-based Cell-Interleave Pipeline (TCIP) for asynchronous-logic QDI circuits., , , , , und . ISCAS, Seite 1762-1765. IEEE, (2016)Designing globally-asynchronous-locally-system from multi-rate Simulink model., und . NEWCAS, Seite 1-4. IEEE, (2013)Low power sub-threshold asynchronous quasi-delay-insensitive 32-bit arithmetic and logic unit based on autonomous signal-validity half-buffer., , , und . IET Circuits Devices Syst., 9 (4): 309-318 (2015)Energy-Efficient Synchronous-Logic and Asynchronous-Logic FFT/IFFT Processors., , und . IEEE J. Solid State Circuits, 42 (9): 2034-2045 (2007)Polyominoes tiling by a genetic algorithm., und . Comput. Optim. Appl., 6 (3): 273-291 (1996)An Ultra-Low Power Asynchronous-Logic In-Situ Self-Adaptive VDD System for Wireless Sensor Networks., , , und . IEEE J. Solid State Circuits, 48 (2): 573-586 (2013)A low-voltage micropower asynchronous multiplier for a multiplierless FIR filter., , und . ISCAS (5), Seite 381-384. IEEE, (2003)A Performance Comparison on Asynchronous Matched-delay Templates., , und . ISCAS, Seite 1008-1011. IEEE, (2009)A novel sampling process and pulse generator for a low distortion digital pulse-width modulator for digital class D amplifiers., , , und . ISCAS (4), Seite 504-507. IEEE, (2003)